Hell Yeah Pointer 6

17.6 PHASE-LOCKED LOOP







1. mengetahui aplikasi dari PHASE-LOCKED LOOP
2. mengetahui bentuk-bentuk rangkaian dari PHASE-LOCKED LOOP
 



1. Pll(Lm565)

Berfungsi sebagai detektor fase, filter low-pass, dan osilator









2. Resistor
Resistor adalah salah satu komponen elektronika pasif yang berfungsi untuk membatasi arus yang mengalir pada suatu rangkaian dan berfungsi sebagai terminal antara dua komponen elektronika. Tegangan pada suatu resistor sebanding dengan arus yang melewatinya (V=I R)







3. ground

Ground berfungsi sebagai penghantar arus listrik langsung ke bumi atau tanah










4. capacitor

Kapacitor adalah komponen elektronika yang mempunyai kemampuan menyimpan elektron-elektron selama waktu yang tertentu atau komponen elektronika yang digunakan untuk menyimpan muatan listrik











PHASE-LOCKED LOOP (PLL) adalah sirkuit elektronik yang terdiri dari detektor fase, filter low-pass, dan osilator yang dikendalikan tegangan yang terhubung. Aplikasi umum PLL meliputi: (1) synthesizer frekuensi yang menyediakan kelipatan frekuensi sinyal referensi, Frekuensi pembawa untuk beberapa saluran unit warga atau unit band laut-radio-band dapat dihasilkan menggunakanfrekuensi kristal tunggal yang dikendalikan dan kelipatannya dihasilkan menggunakan PLL]; (2) Jaringan demodulasi FM untuk operasi FM dengan linearitas yang sangat baik antara frekuensi sinyal input dan tegangan output PLL; (3) demodulasi kedua data frekuensi transmisi atau pembawa dalam transmisi data digital yang digunakan dalam frequency-shift keying (FSK); dan (4) berbagai bidang termasuk modem, penerima dan pemancar telemetri, pengurai nada, detektor AM, dan filter lacak. 

PHASE-LOCKED LOOP (PLL) adalah sirkuit elektronik yang terdiri dari detektor fase, filter low-pass, dan osilator yang dikendalikan tegangan yang terhubung. Aplikasi umum PLL meliputi: (1) synthesizer frekuensi (2) Jaringan demodulasi FM (3) demodulasi kedua data frekuensi transmisi atau pembawa dalam transmisi data digital yang digunakan dalam frequency-shift keying (FSK); dan (4) berbagai bidang termasuk modem, penerima dan pemancar telemetri, pengurai nada, detektor AM, dan filter lacak. 

frekuensi pusat PLL dipilih atau dirancang pada frekuensi pembawa FM, tegangan disaring atau keluaran adalah tegangan yang didemodulasi yang diinginkan, bervariasi nilainya sebanding dengan variasi frekuensi sinyal. PLL sirkuit dengan demikian beroperasi sebagai strip, limiter, dan demodulator frekuensi menengah lengkap (IF) seperti yang digunakan pada penerima FM. Satuan unit PLL yang populer adalah 565, berisi fase detektor, amplifier, dan osilator yang dikendalikan tegangan, yang hanya sebagian dihubungkan secara internal. Sebuah resistor dan kapasitor eksternal, R1 dan C1, digunakan untuk mengatur berjalan bebas atau frekuensi tengah VCO. Kapasitor eksternal lain, C2, digunakan untuk mengatur passband filter low-pass, dan output VCO harus dihubungkan kembali sebagai masukan ke detektor fase untuk menutup loop PLL. 565 biasanya menggunakan dua daya persediaan, V+ dan V-.






Sinyal pada pin 4 adalah gelombang persegi 136,36-kHz. Input dalam kisaran kunci 181,8 kHz akan menghasilkan output pada pin 7 yang bervariasi di sekitar set level tegangan dc-nya dengan sinyal input di untuk . Gambar 17.26c menunjukkan output pada pin 7 sebagai fungsi dari frekuensi sinyal input. Tegangan dc pada pin 7 secara linear terkait dengan sinyal input frekuensi dalam rentang frekuensi fL 181,8 kHz di sekitar frekuensi tengah 136,36 kHz. Tegangan output adalah sinyal yang didemodulasi yang bervariasi dengan frekuensi dalam rentang operasi yang ditentukan.

Sebuah synthesizer frekuensi dapat dibangun di sekitar PLL seperti yang ditunjukkan pada Gambar. 17.27. Pembagi frekuensi dimasukkan antara output VCO dan pembanding fase sehingga sinyal loop ke pembanding adalah pada frekuensi untuk sedangkan output VCO adalah Nfo.Ini output adalah kelipatan dari frekuensi input selama loop terkunci. Input sinyal dapat distabilkan pada f1 dengan output VCO yang dihasilkan di Nf1 jika loop diatur



hingga mengunci pada frekuensi dasar (ketika f1). Gambar 17.27b menunjukkan contoh menggunakan 565 PLL sebagai pengali frekuensi dan 7490  sebagai pembagi. Input Vi pada frekuensi f1 dibandingkan dengan input (frekuensi untuk) pada pin 5. Output di Nfo (4fodalam contoh ini) dihubungkan melalui rangkaian inverter untuk memberikan input pada pin 14 dari 7490, yang bervariasi antara 0 dan 5 V. Menggunakan output pada pin 9, yang dibagi dengan 4 dari yang di input ke 7490, sinyal di pin 4 dari PLL adalah empat kali frekuensi input selama loop tetap terkunci. Sejak VCO dapat bervariasi hanya pada rentang terbatas dari frekuensi pusatnya, mungkin perlu untuk mengubah frekuensi VCO setiap kali nilai pembagi diubah. Selama sirkuit PLL terkunci, frekuensi output VCO akan persis Ntimes frekuensi input. Anda hanya perlu menyesuaikan kembali agar berada dalam tangkap dan kunci range, loop tertutup kemudian menghasilkan output VCO menjadi tepat Nf1 di kunci.

Dekoder sinyal FSK (key-shift keyed) dapat dibuat seperti gambar dibawah. Dekoder menerima sinyal di salah satu dari dua frekuensi pembawa yang berbeda, 1270 Hz atau 1070 Hz, mewakili level logika RS-232C atau tanda (5 V) atau spasi (14 V), masing-masing. Ketika sinyal muncul di input, loop terkunci ke frekuensi input dan melacaknya di antara dua frekuensi yang mungkin dengan pergeseran dc yang sesuai di keluaran.



Filter RCladder (tiga bagian C 0,02 F dan R 10 k) digunakan untuk 5menghapus komponen frekuensi penjumlahan. Frekuensi bebas berjalan disesuaikan dengan R1 jadi bahwa level tegangan dc pada output (pin 7) sama dengan level pada pin 6. Kemudian input pada frekuensi 1070 Hz akan mendorong tegangan output decoder ke level tegangan yang lebih positif, mendorong output digital ke level tinggi (spasi atau 14 V). Sebuah masukan pada 1270 Hz akan mendorong keluaran 565 dc kurang positif dengan output digital, yang kemudian turun ke level rendah (tandai atau 5 V).



 PLL (Phase Locked Loop). Suatu sistem yang memungkinkan suatu sinyal tertentu mengendalikan frekuensi sebuah osilator dalam sebuah Lingkar yang terkunci. Frekuensi osilator dapat sama besar atau kelipatannya dari frekuensi sinyal tersebut (selanjutnya disebut frekuensi-referensi). Kalau frekuensi sinyal berasal dari sebuah osilator kristal maka frekuensi yang lainnya dapat dijabarkan mempunyai stabilitas yang sama dengan frekuensi kristal. Inilah yang dijadikan dasar dari pesintesis frekuensi atau Frequency Synthesizer











Rangkaian 1

Rangkaian 2









Tidak ada komentar:

Posting Komentar

Laporan Akhir Modul 4

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan Perancangan 2. Hardware 3. Dasar Teori 4. Listing Program 5. Flowchart 6....